# 주소지정(Addressing) 방식

# 05 주소 지정 방식

# **1 즉시 주소 지정**(immediate addressing mode, 즉치 주소 지정)

- 오퍼랜드를 지정하는 가장 간단한 방법
  - 명령어 자체에 오퍼랜드를 포함
  - 오퍼랜드가 포함되어 명령어가 인출될 때 오퍼랜드도 자동으로 인출
  - 즉시(<mark>즉치</mark>) 오퍼랜드 : 즉시 사용 가능
- 레지스터 R1에 상수 4를 저장하는 즉시 주소 지정 명령어의 예

명령어 안에 숫자 값이 들어 있어 따로 메모리를 참조할 필요가 없음



ADD A, n 명령어의 구성

LD IY, 1035h 명령어

#### 2 직접 주소 지정(direct addressing mode)

- 메모리에 위치한 오퍼랜드의 전체 주소 지정
- 직접 주소 지정도 즉시 주소 지정처럼 사용 제한
  - 명령어는 항상 정확히 동일한 메모리 위치 액세스
  - 값이 변할 수는 있지만 위치는 변할 수 없음
- 컴파일할 때 알려진 주소의 전역 변수에 액세스하는 데만 사용 가능





75

# 05 주소 지정 방식

## 3 레지스터 주소 지정(register addressing mode)

- 직접 주소 지정과 개념은 같고 <mark>그 위치가 메모리</mark> 대신 레지스터 ← 레지스터 안에 즉치 값이 있음
- 가장 일반적인 주소 지정 방식:
  - 레지스터는 액세스가 빠르고 주소가 짧기 때문
  - 대부분의 컴파일러는 루프 인덱스처럼 가장 자주 액세스할 변수를 레지스터에 넣기 위해 많은 노력을 기울임
- 많은 프로세서에서 사용
- RISC 등에서는 LOAD, STORE 명령을 제외하고 대부분의 명령어에서 레지스터 주소 지정 방식만 사용
- LOAD나 STORE 명령어
  - 한 오퍼랜드는 레지스터고, 다른 한 오퍼랜드는 메모리 주소



그림 4-15 레지스터 주소 지정

#### 4 레지스터 간접 주소 지정(register indirect addressing mode)

- 직접 주소를 명령어에는 포함하지 않음
  - 메모리의 주소는 레지스터에 저장: <mark>포인터(pointer</mark>)
  - 레지스터 간접 주소 지정의 가장 큰 장점: 명령어에 전체 메모리 주소가 없어도 메모리 참조가능



그림 4-16 레지스터 간접 주소 지정

### 05 주소 지정 방식

❖ 레지스터 R1에 있는 요소의 합계 계산 예

요소가 100개인 1차원 long(4바이트) 배열의 요소를 단계별로 설명하는 루프를 생각해 보자. 루프 외부에서는 R2 같은 다른 레지스터를 배열의 첫 번째 요소를 가리키도록 설정할 수 있으며 다른 레지스터, 예를 들어 R3은 배열을 벗어나는 첫 번째 주소를 가리키도록 설정할 수 있다. 배열이 4바이트(32비트 정수)인 정수 100개가 있는 경우 배열이 A에서 시작하면 배열을 벗어나는 첫 번째 주소는 A+400이 된다. 이 계산을 수행하는 일반적인 어셈블리 코드는 다음과 같다.

```
1 MOVE R1, 0
                           ; 계산 결과가 저장될 R1에 초깃값 0 저장
        2 MOVE R2, A
                           ; R2는 배열 A의 주소
        3 MOVE R3, A+400
                           ; R3은 배열 A를 벗어나는 첫 번째 주소
LOOP:
        4 ADD R1, (R2)
                           ; R2를 이용하여 간접 주소를 지정하고 피연산자를 가져옴
        5 ADD R2, 4
                           ; R2 레지스터를 4만큼 증가시킴(4바이트), 바이트 단위 주소 지정
        6 CMP R2, R3
                           ; R2와 R3를 비교, 즉 끝에 도달였는가를 판단하기 위함
        7 BLT LOOP
                           ; R2<R3이면 L00P로 가서 반복함
```

- 특이한 점 : 루프 자체에 메모리 주소가 포함되지 않음 → 레지스터 액세스로 속도가 빠름
- 네 번째 명령어 : 레지스터 주소 지정과 레지스터 간접 주소 지정
- 다섯 번째 명령어 : 레지스터 주소 지정과 즉시 주소 지정을
- 여섯 번째 명령어 : 둘 다 레지스터 주소 지정
- BLT(Branch Less Than) : 메모리 주소를 사용 가능하지만, BLT 명령어 자체에 상대적인 8비트 변위 로 분기할 주소를 지정할 때가 많음
- 메모리 주소의 사용을 완전히 피함으로써 짧고 빠른 루프 가능

```
long A[100];
       R1 = 0;
       R2 = A;
       R3 = A + 400;
       while(R2<R3) {
        R1 += *R2;
         R2 += 4;
    레지스터
R1
     0 (정수)
    1000 (주소)
R2
    1400 (주소)
R3
                     메모리
                  A[0] = 'a'
             1000
             1004
                  A[1] = 'b'
                  A[99]
             1396
             1400
                             8.
```

## 5 변위 주소 지정(displacement addressing mode)

- ▸ 특정 레지스터에 저장된 주소에 <mark>변위(offset: 오프셋)을 더해</mark> 실제 오퍼랜드가 저장된 메모리 위치 지정
- 특정 레지스터가 무엇인지에 따라 여러 주소 지정 방식 가능
- 예 : 인덱스 주소 지정 방식은 레지스터를 인덱스로 사용 상대 주소 지정 방식에서는 PC(프로그램카운터)가 특정 레지스터로 지정



그림 4-17 변위 주소 지정

83

# 05 주소 지정 방식 -- 변위 주소 지정(displacement addressing mode)

#### □ 인덱스 주소 지정(indexed addressing mode)

- 레지스터(명시적 또는 암시적)에 일정한 변위를 더해 메모리 주소 참조
- 특정 레지스터가 무엇인지에 따라 여러 주소 지정 방식 가능
- 예 : 인덱스 주소 지정 방식은 인덱스 레지스터가 되고, 상대 주소 지정 방식에서는 PC가 특정 레지스터로 지정

```
MOVE R1, 0 ; R1은 합이 저장될 장소이며, 초깃값으로 0을 설정
MOVE R2, 0 ; R2는 배열 A의 인덱스 i가 저장될 장소이며, 4씩 증가됨
MOVE R3, 400 ; R3 400이 될 때까지 4씩 증가함
LOOP: ADD R1, A(R2) ; R1 = R1 + A[i]
ADD R2, 4 ; i = i + 4(워드 크기 = 4bytes)
CMP R2, R3 ; 100개 모두 계산되었는지 비교
BLT LOOP
```

• 프로그램의 알고리즘 : 단순하며 3개의 레지스터 필요

● R1 : A의 누적 합계가 저장된다.

❷ R2 : 인덱스 레지스터로 배열의 i를 저장한다.

**3** R3 : 상수 400

- 명령어 루프에 4개 실행
- 소스 값의 계산은 인덱스 주소지정 사용
- 배열 A의 인덱스가 저장된 인덱스 레지스터 R2와 상수(0~400)가 더해져 메모리를 참조(A(R2))하는 데 사용

```
long A[100];
R1 = 0;
R2 = 0;
R3 = 100;
while(R2 < R3) {
R1 += A[R2];
R2 += 1;
}
```

# MOV R1, A(R2)

- R1이 목적지인 레지스터 주소 지정
- 소스는 <mark>R2가 인덱스</mark> 레지스터이고, <mark>A가 변위</mark>인 인덱스 주소 지정



그림 4-18 인덱스 주소 지정

85

# 05 주소 지정 방식

#### □ 상대 주소 지정(relative addressing mode)

- PC 레지스터 사용
- 현재 프로그램 코드가 실행되고 있는 위치에서 앞 또는 뒤로 일정한 변위만큼 떨어진 곳의 데이터 지정



그림 4-19 상대 주소 지정

#### □ 베이스 주소 지정(base addressing mode)

- 인텔 프로세서에는 세그먼트 레지스터가 6개 있음
- 이 중 하나를 <mark>베이스 레지스터로 하고 이 레지스터에 변위를 더해 실제 오퍼랜드가 있는</mark> 위치를 찾는 방식
- SS(stack segment): 스택 데이터가 저장되어 있는 스택 위치에 대한 포인터
- CS(code segment): 프로그램 코드가 저장되어 있는 시작 위치에 대한 포인터
- DS(data segment): 데이터 영역에 대한 시작 포인터
- ES, FS, GS: 엑스트라 세그먼트(extra segment)에 대한 포인터
  - 엑스트라 세그먼트는 데이터 세그먼트의 확장 영역



87

# 05 주소 지정 방식

- 이 레지스터 중 하나를 베이스로 사용하여 실제 오퍼랜드 위치 지정
  - 데이터 세그먼트를 베이스로 사용: 오프셋 200만큼 떨어진 주소 25600에서 오퍼랜드 위치함



그림 4-20 베이스 주소 지정

#### 6 간접 주소 지정(indirect addressing mode)

- 메모리 참조가 두 번 이상 일어나는 경우
- 데이터를 가져오는 데 많은 시간 소요
- 프로세서와 주기억 장치간의 속도 차가 많은 현재의 프로세서의 경우
  - 오퍼랜드를 인출하는 데 오래 걸리므로 전체 프로그램의 수행 시간은 길어짐
  - <mark>현재는 간접 주소 지정을 지원하는 프로세서는 거의 없음</mark>



그림 4-21 간접 주소 지정

85

# 05 주소 지정 방식

#### 7 묵시적 주소 지정(implied addressing mode)

- 오퍼랜드의 소스나 목적지를 명시하지 않음
- 암묵적으로 그 위치를 알 수 있는 주소 지정 방식
- 예를 들어 서브루틴에서 호출한 프로그램으로 복귀할 때 사용하는 RET 명령
  - 명령어 뒤에 목적지 주소가 없지만 어디로 복귀할지 자동으로 알 수 있음
- PUSH, POP 등 스택 관련 명령어
  - 스택이라는 목적지나 소스가 생략
  - PUSH R1 : 레지스터 R1의 값을 스택에 저장
  - POP: 스택의 TOP에 있는 값을 AC로 인출
- 누산기를 소스나 목적지로 사용하는 경우도 생략 가능





ModR/M value

C8 = 11001000

9.

# $\begin{array}{rcl} \mbox{Mod} &=& 11 \\ \mbox{RM} &=& 000 \\ \mbox{/digit (Opcode) or REG} &=& 001 \end{array}$

#### 8 코어 i7의 주소 지정 방식

• 즉시, 직접, 레지스터, 레지스터 간접, 인덱싱 및 배열 요소 주소 지정을 위한 특수 모드가 있음

Table 2-

| 표 4-3 코어 i7 32비트 주소 지정 방식, M(x)는 주소 x의 메모리 워드 |        |                  |                   |           |  |  |
|-----------------------------------------------|--------|------------------|-------------------|-----------|--|--|
| R/M MOD                                       | 00     | 01               | 10                | 11        |  |  |
| 000                                           | M[EAX] | M[EAX+OFFSET8]   | M[EAX+OFFSET32]   | EAX 또는 AL |  |  |
| 001                                           | M[ECX] | M[ECX+OFFSET8]   | M[ECX+OFFSET32]   | ECX 또는 CL |  |  |
| 010                                           | M[EDX] | M[EDX+OFFSET8]   | M[EDX+OFFSET32]   | EDX 또는 DL |  |  |
| 011                                           | M[EBX] | M[EBX+OFFSET8]   | M[EBX+OFFSET32]   | EBX 또는 BL |  |  |
| 100                                           | SIB    | SIB with OFFSET8 | SIB with OFFSET32 | ESP 또는 AH |  |  |
| 101                                           | Direct | M[EBP+OFFSET8]   | M[EBP+OFFSET32]   | EBX 또는 CH |  |  |
| 110                                           | M[ESI] | M[ESI+OFFSET8]   | M[ESI+OFFSET32]   | ESI 또는 DH |  |  |
| 111                                           | M[EDI] | M[EDI+OFFSET8]   | M[EDI+OFFSET32]   | EDI 또는 BH |  |  |



|                                                                                                                                                     | Ia                                         | DIE 2-1.           | 16-Bit /                                             | Addressir                                    | ng Forms                                     | with the                                     | e ModR/r                                     | 1 Byte                                       |                                              |                                              |                                              |
|-----------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|--------------------|------------------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|
| r8(r)                                                                                                                                               |                                            |                    | AL<br>AX<br>EAX<br>MM0<br>XMM0                       | CL<br>CX<br>ECX<br>MM1<br>XMM1               | DL<br>DX<br>EDX<br>MM2<br>XMM2               | BL<br>BX<br>EBX<br>MM3<br>XMM3               | AH<br>SP<br>ESP<br>MM4<br>XMM4               | CH <sub>BP</sub> 1<br>EBP<br>MM5<br>XMM5     | XMM6<br>DH                                   | BH<br>DI<br>EDI<br>MM7<br>XMM7               |                                              |
| (In decimal) /digit<br>(In binary) REG                                                                                                              | Opcode)                                    | 8 Reg/0<br>(Decima | pcode<br>I/Binary)                                   | 000                                          | 001                                          | 010                                          | 011                                          | 100                                          | 101                                          | 110                                          | 111                                          |
| Effective Address Mod R/M                                                                                                                           |                                            |                    | Value of ModR/M Byte (in Hexadecimal)                |                                              |                                              |                                              |                                              |                                              |                                              |                                              |                                              |
| [BX+SI]<br>[BX+DI]<br>[BP+SI]<br>[BP+DI]<br>[SI]<br>[DI]<br>disp16 <sup>2</sup><br>[BX]                                                             | 24<br>Addressing<br>/ mode                 | 00<br>8<br>R/M     | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | 00<br>01<br>02<br>03<br>04<br>05<br>06<br>07 | 08<br>09<br>0A<br>0B<br>0C<br>0D<br>0E<br>0F | 10<br>11<br>12<br>13<br>14<br>15<br>16<br>17 | 18<br>19<br>1A<br>1B<br>1C<br>1D<br>1E<br>1F | 20<br>21<br>22<br>23<br>24<br>25<br>26<br>27 | 28<br>29<br>2A<br>2B<br>2C<br>2D<br>2E<br>2F | 30<br>31<br>32<br>33<br>34<br>35<br>36<br>37 | 38<br>39<br>3A<br>3B<br>3C<br>3D<br>3E<br>3F |
| (BX+SI)+disp8 <sup>3</sup><br>(BX+DI)+disp8<br>(BP+SI)+disp8<br>(BP+DI)+disp8<br>(SI)+disp8<br>(DI)+disp8<br>(BP)+disp8<br>(BX)+disp8               |                                            | 01 <b>Mod 4</b>    | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | 40<br>41<br>42<br>43<br>44<br>45<br>46<br>47 | 48<br>49<br>4A<br>4B<br>4C<br>4D<br>4E<br>4F | 50<br>51<br>52<br>53<br>54<br>55<br>56<br>57 | pos                                          | 60<br>61<br>62<br>odR/M<br>sible<br>ues      | 68<br>69<br>6A<br>6B<br>6C<br>6D<br>6E<br>6F | 70<br>71<br>72<br>73<br>74<br>75<br>76<br>77 | 78<br>79<br>7A<br>7B<br>7C<br>7D<br>7E<br>7F |
| BX+SI]+disp16<br>BX+DI]+disp16<br>BP+SI]+disp16<br>BP+DI]+disp16<br>SI]+disp16<br>DI]+disp16<br>BP]+disp16<br>BX]+disp16                            |                                            | 10                 | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | 80<br>81<br>82<br>83<br>84<br>85<br>86<br>87 | 88<br>89<br>8A<br>8B<br>8C<br>8D<br>8E<br>8F | 90<br>91<br>92<br>93<br>94<br>95<br>96<br>97 | 98<br>99<br>9A<br>9B<br>9C<br>9D<br>9E<br>9F | A0<br>A1<br>A2<br>A3<br>A4<br>A5<br>A6<br>A7 | A8<br>A9<br>AA<br>AB<br>AC<br>AD<br>AE<br>AF | B0<br>B1<br>B2<br>B3<br>B4<br>B5<br>B6<br>B7 | B8<br>B9<br>BA<br>BB<br>BC<br>BD<br>BE<br>BF |
| EAX/AX/AL/MMO/<br>ECX/CX/CL/MM1/X<br>EDX/DX/DL/MM2/X<br>EBX/BX/BL/MM3/X<br>ESP/SP/AHM4/X<br>ESP/SP/CH/MM5/X<br>ESI/SI/OH/MM6/XK<br>EDI/DI/BH/MM7/XI | KMM1<br>XMM2<br>XMM3<br>MM4<br>XMM5<br>4M6 | 11 sters           | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | CO<br>C1<br>C2<br>C3<br>C4<br>C5<br>C6<br>C7 | C8<br>C9<br>CA<br>CB<br>CC<br>CD<br>CE<br>CF | D0<br>D1<br>D2<br>D3<br>D4<br>D5<br>D6       | D8<br>D9<br>DA<br>DB<br>DC<br>DD<br>DE<br>DF | E0<br>E1<br>E2<br>E3<br>E4<br>E5<br>E6<br>E7 | E8<br>E9<br>EA<br>EB<br>EC<br>ED<br>EE       | F0<br>F1<br>F2<br>F3<br>F4<br>F5<br>F6       | F8<br>F9<br>FA<br>FB<br>FC<br>FD<br>FE<br>FF |

# 05 주소 지정 방식

#### 9 실제 프로세서에서 주소 지정 방식

• Core i7, ARM 및 AVR에서 사용되는 주소 지정 방식

#### 표 4-4 주요 프로세서의 주소 지정 방식 비교

| 주소 지정 방식   | X86 | ARM | AVR |
|------------|-----|-----|-----|
| 즉시 주소      | 0   | 0   | 0   |
| 직접 주소      | 0   |     | 0   |
| 레지스터 주소    | 0   | 0   | 0   |
| 레지스터 간접 주소 | 0   | 0   | 0   |
| 인덱스 주소     | 0   | 0   |     |
| 베이스-인덱스 주소 |     | 0   |     |